AHCI(Serial ATA Advanced Host Controller Interface)串行ATA高级主控接口/高级主机控制器接口),是在Intel的指导下,由多家公司联合研发的接口标准,它允许存储驱动程序启用高级串行 ATA 功能,如本机命令队列和热插拔,其研发小组成员主要包括Intel、AMD、戴尔、Marvell、迈拓、微软、Red Hat、希捷和StorageGear等著名企业。
本词条已帮助了0个人
锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。锁存器的最主要作用是缓存,其次完成高速的控制器与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个 I/O 口既能输出也能输入的问题。锁存器是利用电平控制数据的输入,它包括不带使能控制的锁存器和带使能控制的锁存器。
本词条已帮助了0个人
时变系统,是特性随时间变化的系统,又称变系数系统。时变系统的运动分析比定常系统要复杂得多。在工程中,应用最广的是所谓冻结系数法,这一方法的实质是在系统工作时间内,分段将时变参数“冻结”为常值,从而可分段地把系统看成为定常系统进行研究。
本词条已帮助了1个人
五极管主要有a屏极、r抑制栅极、s控制栅极、g帘栅极和k阴极五个电极组成,所以叫五极管。其中电流是从屏极流入,阴极流出,其中的电流由栅极控制,这个和三极管是完全一样的,但是五极管比电子三极管多了两个电极:帘栅极,抑制栅极。
本词条已帮助了0个人
Verilog HDL是一种硬件描述语言(HDL:Hardware Description Language),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。
本词条已帮助了0个人